Mpressionソリューション Mpressionソリューション


PDF

AES 暗号コアIP

様々なモードでのAES暗号を実現

概  要

AES暗号コアIPは、高スループット暗号製品向けのハードウェア暗号コアです。高速ガロア体乗算エンジンを採用しているため、高速の暗号化を要求される製品に適しています。
また、NIST AES Algorithm Validation(http://csrc.nist.gov/groups/STM/cavp/documents/aes/aesval.html)にCert No 1848として認証登録されており、様々な暗号モードに対応しています。

お問い合わせ

特  長

  • NIST FIPS-197に準拠
  • NIST Special Publication SP-800-38A、SP800-38Cに準拠
  • NIST AES Algorithm Validation認証済(Cert No 1848)
  • AES暗号モード:ECB/CBC/CTR/CCM

仕  様

項  目 仕  様
鍵長   128bit
ブロックデータ長   128bit
1ブロックごとの暗号化復号化サイクル ECB/CBCモード暗号化 16サイクル
ECB/CBCモード復号化 14サイクル
CTRモード暗号化/復号化 13サイクル
CCMモードAssociated data暗号化 13サイクル
CCMモードPayload data暗号化 26サイクル
CCMモード対応パラメータ MACバイト長 4、6、8、10、12、14、16バイト
Payloadバイト長 2~8バイト
nonceバイト長 7~13バイト
Associated dataバイト長 65280バイト未満

対応デバイス

  • MAX® 10
  • Cyclone IV/V
  • Arria V
  • Stratix IV/V
    (※その他のデバイスの対応状況については、弊社営業までお問い合わせください)

提供物

  • 暗号化RTL(Verilog HDL)
  • ユーザーズマニュアル

ロジックリソース

Cyclone V
ALMs Register Block Memory bits
3349 3939 73,728

※ 上記の値は、実装例に基づく回路規模の概算値です。お客様のシステム構成や合成パラメータにより変動する場合があります。詳細については、弊社営業までお問い合わせください。